english Icono del idioma   español Icono del idioma  

Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/20.500.12008/38709 Cómo citar
Título: Bias circuit design for low-voltage cascode transistors
Autor: Silveira, Fernando
Aguirre, Pablo
Tipo: Preprint
Palabras clave: CMOS, Low voltage, Analog design
Descriptores: Electrónica
Fecha de publicación: 2006
Resumen: This article presents a design methodology for the most simple cascode transistor's bias circuit, i.e. a diode-connected transistor, valid from weak to strong inversion. By taking advantage of a compact MOS transistor model, we show how the circuit can be easily designed to precisely fix the drain voltage of the cascoded transistor just above its saturation voltage. Test circuits were manufactured in a 0.35μm CMOS technology in order to test the design methodology under different operation regions (weak, moderate and strong inversion) and for long and short channel transistors. Standard deviation in measured drain voltage of the cascoded transistor is below 3% of its mean.
Descripción: Trabajo presentado en el 19th Symposium on Integrated Circuits and Systems Design, Ouro Preto, Brazil, 2006. doi 10.1145/1150343.1150372
Citación: Silveira, F., Aguirre, P. Bias circuit design for low-voltage cascode transistors [Preprint] Publicado en Proceedings of the 19th Symposium on Integrated Circuits and Systems Design, Ouro Preto, Brazil, 2006.
Licencia: Licencia Creative Commons Atribución - No Comercial - Sin Derivadas (CC - By-NC-ND 4.0)
Aparece en las colecciones: Publicaciones académicas y científicas - Instituto de Ingeniería Eléctrica

Ficheros en este ítem:
Fichero Descripción Tamaño Formato   
AS06.pdf170,06 kBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons