english Icono del idioma   español Icono del idioma  

Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/20.500.12008/43535 Cómo citar
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.authorVeirano Núñez, Franciscoes
dc.contributor.authorNaviner, Liridaes
dc.contributor.authorSilveira, Fernandoes
dc.date.accessioned2024-04-16T16:21:16Z-
dc.date.available2024-04-16T16:21:16Z-
dc.date.issued2017es
dc.date.submitted20240416es
dc.identifier.citationVeirano, F, Naviner, L, Silveira, F. "Optimum nMOS/pMOS Imbalance for Energy Efficient Digital Circuits" Publicado en: IEEE Transactions on Circuits and Systems I: Regular Papers, v. 64, no. 12, pp. 3081-3091, 2017, doi: 10.1109/TCSI.2017.2747480es
dc.identifier.urihttps://hdl.handle.net/20.500.12008/43535-
dc.descriptionTrabajo publicado en IEEE Transactions on Circuits and Systems I: Regular Papers, vol. 64, no. 12es
dc.description.abstractIn this paper, we propose an asymmetrical length biasing scheme to be used in advanced nanometer technologies, which minimizes the energy per operation consumption of sub/near threshold digital CMOS circuits. Simulation results of two test circuits, a chain of inverters and a ripple carry adder, show that by using this sizing approach, the energy per operation can be reduced in more than 50% in a wide range of target performances. We use a 28-nm ultra-thin body and box fully depleted silicon-on-insulator technology and we show that the combination of supply voltage scaling, backplane biasing, and length biasing can be combined to obtain extremely robust (variability is almost halved) and energy efficient digital circuits. We also show simulation results for predictive technology models to show that the technique is also compatible with conventional bulk technologieses
dc.languageenes
dc.rightsLas obras depositadas en el Repositorio se rigen por la Ordenanza de los Derechos de la Propiedad Intelectual de la Universidad De La República. (Res. Nº 91 de C.D.C. de 8/III/1994 – D.O. 7/IV/1994) y por la Ordenanza del Repositorio Abierto de la Universidad de la República (Res. Nº 16 de C.D.C. de 07/10/2014)es
dc.subjectIntegrated circuit modelinges
dc.subjectMOS deviceses
dc.subjectTransistorses
dc.subjectMathematical modeles
dc.subjectLeakage currentses
dc.subjectDigital circuitses
dc.subjectLow energyes
dc.subjectAsymmetric length biasinges
dc.subjectPoly biasinges
dc.subjectnMOS/pMOS imbalancees
dc.subjectMinimum energy pointes
dc.subject.otherElectrónicaes
dc.titleOptimum nMOS/pMOS imbalance for energy efficient digital circuitses
dc.typeArtículoes
dc.rights.licenceLicencia Creative Commons Atribución - No Comercial - Sin Derivadas (CC - By-NC-ND 4.0)es
udelar.academic.departmentElectrónica-
udelar.investigation.groupMicroelectrónica-
Aparece en las colecciones: Publicaciones académicas y científicas - Instituto de Ingeniería Eléctrica

Ficheros en este ítem:
Fichero Descripción Tamaño Formato   
VNS17.pdf1,02 MBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons