Por favor, use este identificador para citar o enlazar este ítem:
https://hdl.handle.net/20.500.12008/41179
Cómo citar
Título: | Controlador de interrupciones para el protocolo Daisy Chain de Zilog |
Autor: | Torterolo, Juan Manuel Torterolo, Sebastián Etcheverry, Leonardo Pérez Acle, Julio |
Tipo: | Ponencia |
Palabras clave: | Daisy Chain, Zilog, Controlador de interrupciones, FPGA |
Descriptores: | Electrónica |
Fecha de publicación: | 2012 |
Resumen: | Se presenta el desarrollo de un bloque controlador de interrupciones que cumple con el protocolo de arbitración de prioridades Daisy Chain de Zilog. El bloque realiza por hardware el arbitraje de prioridades entre interrupciones concurrentes y es fundamental para poder explotar el modo de interrupciones vectorizadas soportado por procesadores de Zilog. El diseño se hizo en lenguaje VHDL. El bloque fue integrado a un sistema basado en un procesador compatible con el procesador Z80 disponible en OpenCores. Fue sintetizado e instanciado en un FPGA y fue probado con éxito en diferentes escenarios. A partir del próximo semestre será utilizado en un curso introductorio de sistemas con microprocesadores. |
EN: | VIII Southern Programmable Logic Conference, Bento Gonçalves, Brasil, 20-23 mar. 2012 |
Citación: | Torterolo, J.M, Torterolo, S, Etcheverry, L, Pérez Acle, J. “Controlador de interrupciones para el protocolo Daisy Chain de Zilog”. VIII Southern Programmable Logic Conference, Bento Gonçalves, Brasil, 20-23 mar. 2012. |
Departamento académico: | Electrónica |
Grupo de investigación: | Electrónica Aplicada |
Aparece en las colecciones: | Publicaciones académicas y científicas - Instituto de Ingeniería Eléctrica |
Ficheros en este ítem:
No hay ficheros asociados a este ítem.
Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons