Por favor, use este identificador para citar o enlazar este ítem:
https://hdl.handle.net/20.500.12008/38697
Cómo citar
Registro completo de metadatos
Campo DC | Valor | Lengua/Idioma |
---|---|---|
dc.contributor.author | Barabino, Nicolás | es |
dc.contributor.author | Fiorelli, Rafaella | es |
dc.contributor.author | Silveira, Fernando | es |
dc.date.accessioned | 2023-08-01T20:33:23Z | - |
dc.date.available | 2023-08-01T20:33:23Z | - |
dc.date.issued | 2010 | es |
dc.date.submitted | 20230801 | es |
dc.identifier.citation | Barabino, N., Fiorelli, R., Silveira, F. Efficiency based design flow for fully-integrated class C RF power amplifiers in nanometric CMOS. [Preprint] Publicado en Proceedings of IEEE International Symposium on Circuits and Systems, Paris, France, 2010. doi 10.1109/ISCAS.2010.5537207. | es |
dc.identifier.uri | https://hdl.handle.net/20.500.12008/38697 | - |
dc.description | Trabajo presentado en IEEE International Symposium on Circuits and Systems | es |
dc.description.abstract | In this work a design flow for class C radiofrequency (RF) power amplifiers (PA) with on-chip output networks in nanometric technologies is presented. This is a new parasitic-aware method intended to reduce time-consuming iterations which are normally required in fully-integrated designs. Unlike other methods it is based on actual transistors DC characteristics and inductors data both extracted by simulation. Starting from the output power specifications a design space map is generated showing the trade-offs between efficiency and components sizing, thus enabling the selection of the most appropriate design that satisfies the harmonic distortion requirements. As a proof of concept of the proposed method, a design example for an IEEE 802.15.4 2.4 GHz PA in a 90 nm CMOS technology is presented. | es |
dc.language | en | es |
dc.rights | Las obras depositadas en el Repositorio se rigen por la Ordenanza de los Derechos de la Propiedad Intelectual de la Universidad De La República. (Res. Nº 91 de C.D.C. de 8/III/1994 – D.O. 7/IV/1994) y por la Ordenanza del Repositorio Abierto de la Universidad de la República (Res. Nº 16 de C.D.C. de 07/10/2014) | es |
dc.subject.other | Electrónica | es |
dc.title | Efficiency based design flow for fully-integrated class C RF power amplifiers in nanometric CMOS | es |
dc.type | Ponencia | es |
dc.rights.licence | Licencia Creative Commons Atribución - No Comercial - Sin Derivadas (CC - By-NC-ND 4.0) | es |
udelar.academic.department | Electrónica | - |
udelar.academic.department | Electrónica | - |
udelar.investigation.group | Electrónica Aplicada | - |
udelar.investigation.group | Microelectrónica | - |
Aparece en las colecciones: | Publicaciones académicas y científicas - Instituto de Ingeniería Eléctrica |
Ficheros en este ítem:
Fichero | Descripción | Tamaño | Formato | ||
---|---|---|---|---|---|
BFS10.pdf | 259,21 kB | Adobe PDF | Visualizar/Abrir |
Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons