english Icono del idioma   español Icono del idioma  

Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/20.500.12008/23855 Cómo citar
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.authorSiniscalchi, Mariana-
dc.contributor.authorGammarano, Nicolás-
dc.contributor.authorBourdel, Sylvain-
dc.contributor.authorGalup Montoro, Carlos-
dc.contributor.authorSilveira, Fernando-
dc.date.accessioned2020-05-06T17:37:10Z-
dc.date.available2020-05-06T17:37:10Z-
dc.date.issued2020-
dc.identifier.citationSiniscalchi, M., Gammarano, N., Bourdel, S., y otros. Modeling a nanometer FD-SOI transistor with a basic all-region MOSFET model [Preprint]. Publicado en: IEEE Latin America Electron Devices Conference, San José, Costa Rica, 25-28 feb., 2020. DOI: 10.1109/LAEDC49063.2020.9073239es
dc.identifier.urihttps://hdl.handle.net/20.500.12008/23855-
dc.descriptionPresentado y publicado en 2020 IEEE Latin America Electron Devices Conference (LAEDC), San José, Costa Rica, 25-28 feb.es
dc.description.abstractThe suitability of a basic, long channel, compact, bulk transistor model coupled with look-up-tables (LUTs) for application to a 28 nm FD-SOI technology is evaluated through simulations. The parameters comprising the LUTs are extracted as a function of the channel length and back-plane voltage, with very simple standard procedures intended for long channel transistors. The resulting model proved to be a simple, but very accurate way to describe the gm/I D curve in the moderate and weak inversion regions, with a straightforward analytical expression, even for minimum length transistors. This approach coupled with a LUT approach for the ID/ gds ratio, provides the main small signal model for design. It was also confirmed that reasonably accurate modeling of the intrinsic capacitances require a more complete modeling of the device.en
dc.format.extent4 p.es
dc.format.mimetypeapplication/pdfes
dc.language.isoenes
dc.rightsLas obras depositadas en el Repositorio se rigen por la Ordenanza de los Derechos de la Propiedad Intelectual de la Universidad de la República.(Res. Nº 91 de C.D.C. de 8/III/1994 – D.O. 7/IV/1994) y por la Ordenanza del Repositorio Abierto de la Universidad de la República (Res. Nº 16 de C.D.C. de 07/10/2014)es
dc.subjectMOSFET modelen
dc.subjectFD-SOIen
dc.subjectGm/ID methodologyen
dc.subjectWeak inversionen
dc.subjectModerate inversionen
dc.subjectTable lookupen
dc.subjectCapacitanceen
dc.subjectParameter extractionen
dc.subjectPredictive modelsen
dc.titleModeling a nanometer FD-SOI transistor with a basic all-region MOSFET modelen
dc.typePreprintes
dc.contributor.filiacionSiniscalchi Mariana, Universidad de la República (Uruguay). Facultad de Ingeniería.-
dc.contributor.filiacionGammarano Nicolás, Universidad de la República (Uruguay). Facultad de Ingeniería.-
dc.contributor.filiacionBourdel Sylvain, Universite Grenoble Alpes (France)-
dc.contributor.filiacionGalup Montoro Carlos, UFSC (Florianopolis, Brazil)-
dc.contributor.filiacionSilveira Fernando, Universidad de la República (Uruguay). Facultad de Ingeniería.-
dc.rights.licenceLicencia Creative Commons Atribución - No Comercial - Sin Derivadas (CC - By-NC-ND 4.0)es
udelar.academic.departmentElectrónica-
udelar.investigation.groupMicroelectrónica-
Aparece en las colecciones: Publicaciones académicas y científicas - Instituto de Ingeniería Eléctrica

Ficheros en este ítem:
Fichero Descripción Tamaño Formato   
SGBGS20.pdfPreprint429,04 kBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons