Por favor, use este identificador para citar o enlazar este ítem:
https://hdl.handle.net/20.500.12008/22306
Cómo citar
Registro completo de metadatos
Campo DC | Valor | Lengua/Idioma |
---|---|---|
dc.contributor.advisor | Oliver, Juan Pablo | - |
dc.contributor.author | Bergeret, Andrés | - |
dc.contributor.author | Colombo, Gabriel | - |
dc.contributor.author | Di Maio, Guillermo | - |
dc.date.accessioned | 2019-11-11T18:16:43Z | - |
dc.date.available | 2019-11-11T18:16:43Z | - |
dc.date.issued | 2007 | - |
dc.identifier.citation | Bergeret, A, Colombo, G y Di Maio, G. Placa IIE-Cyclone [en línea]. Tesis de grado. Montevideo : Udelar. FI. IIE, 2007. | es |
dc.identifier.uri | https://hdl.handle.net/20.500.12008/22306 | - |
dc.description.abstract | Nuestro Proyecto consistió en el desarrollo de una plataforma basada en lógica reconfigurable y de un algoritmo de compresión de imágenes sin pérdida para implementar en ella. La placa IIE-Cyclone fue diseñada para ser utilizada como una plataforma de desarrollo genérica. El procesamiento se basa en un FPGA Cyclone II de Altera, y cuenta también con una memoria SDRAM, una interfaz serial RS232 y otra del tipo Camera Link para comunicarse con otros dispositivos, así como pulsadores, dip switches y LEDs. El algoritmo de compresión de imágenes sin pérdida que implementamos está basado en el algoritmo LOCO-I y fue desarrollado en lenguaje VHDL de diseño de hardware. Al LOCO-I le realizamos varias modificaciones para mejorar su desempeño en un FPGA y optimizar los recursos del mismo. Trabajamos con imágenes de 100 x 100 píxeles en escala de grises, utilizando solamente un 5% del chip. Los resultados logrados fueron similares a los de otras implementaciones en hardware e incluso en software. Alcanzamos una tasa de compresión en el entorno de 35 %, pudiendo procesar 1.88 Mpíxeles/seg. | es |
dc.format.extent | 165 p. | es |
dc.format.mimetype | application/pdf | es |
dc.language.iso | es | es |
dc.publisher | Udelar.FI | es |
dc.rights | Las obras depositadas en el Repositorio se rigen por la Ordenanza de los Derechos de la Propiedad Intelectual de la Universidad de la República.(Res. Nº 91 de C.D.C. de 8/III/1994 – D.O. 7/IV/1994) y por la Ordenanza del Repositorio Abierto de la Universidad de la República (Res. Nº 16 de C.D.C. de 07/10/2014) | es |
dc.subject.other | COMPRESION DE IMAGENES | es |
dc.subject.other | DISPOSITIVOS LOGICOS | es |
dc.subject.other | FPGA | es |
dc.subject.other | PUERTAS LOGICAS | es |
dc.title | Placa IIE-Cyclone | es |
dc.type | Tesis de grado | es |
dc.contributor.filiacion | Bergeret Andrés, Universidad de la República (Uruguay). Facultad de Ingeniería. | - |
dc.contributor.filiacion | Colombo Gabriel, Universidad de la República (Uruguay). Facultad de Ingeniería. | - |
dc.contributor.filiacion | Di Maio Guillermo, Universidad de la República (Uruguay). Facultad de Ingeniería. | - |
thesis.degree.grantor | Universidad de la República (Uruguay). Facultad de Ingeniería. | es |
thesis.degree.name | Ingeniero Electricista | es |
dc.rights.licence | Licencia Creative Commons Atribución - No Comercial - Sin Derivadas (CC - By-NC-ND 4.0) | es |
udelar.academic.department | Electrónica | es |
udelar.investigation.group | Electrónica Aplicada | es |
Aparece en las colecciones: | Tesis de grado - Instituto de Ingeniería Eléctrica |
Ficheros en este ítem:
Fichero | Descripción | Tamaño | Formato | ||
---|---|---|---|---|---|
BCD07.pdf | Proyecto de grado, Manual, Artículo | 2,81 MB | Adobe PDF | Visualizar/Abrir |
Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons