english Icono del idioma   español Icono del idioma  

Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/20.500.12008/21162 Cómo citar
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.authorBarboni, Leonardoes
dc.contributor.authorFiorelli, Rafaellaes
dc.contributor.authorSilveira, Fernandoes
dc.date.accessioned2019-07-03T16:35:48Z-
dc.date.available2019-07-03T16:35:48Z-
dc.date.issued2005es
dc.date.submitted20190703es
dc.identifier.citationBarboni, L, Fiorelli, R, Silveira, F. Design and power optimization of CMOS RF Blocks operating in the moderate inversion region [en línea] Proceedings of the 18th Symposium on Integrated Circuits and Systems Design. SBCCI '05. Florianópolis, Brasil, 2005. doi 10.1145/1081081.1081117es
dc.identifier.urihttps://hdl.handle.net/20.500.12008/21162-
dc.descriptionPostprintes
dc.description.abstractIn this work the design of radiofrequency CMOS circuit blocks in the 910MHz ISM band, while biasing the MOS transistor in the moderate inversion region, is analyzed. An amplifier design tool is presented. This tool shows that it exists an optimum in the power consumption for a given gain. Different technologies are compared, using the proposed tool, regarding its performance in terms of gain and power consumption in the design space I D -g m /I D . The frequency limit of the applied transistor model is discussed and comparisons with simulations using BSIM3v3 are presented. Implementation of a power amplifier and a VCO at 910MHz in 0.35μm CMOS technology and experimental results are also shownes
dc.languageenes
dc.publisherSBCCIes
dc.rightsLas obras depositadas en el Repositorio se rigen por la Ordenanza de los Derechos de la Propiedad Intelectual de la Universidad De La República. (Res. Nº 91 de C.D.C. de 8/III/1994 – D.O. 7/IV/1994) y por la Ordenanza del Repositorio Abierto de la Universidad de la República (Res. Nº 16 de C.D.C. de 07/10/2014)es
dc.subjectCMOS Integrated Circuitses
dc.subjectRadio frequency Integrated Circuitses
dc.subjectAmplifier Designes
dc.subjectPower optimizationes
dc.subject.otherELECTRÓNICAes
dc.titleDesign and power optimization of CMOS RF Blocks operating in the moderate inversion regiones
dc.typeArtículoes
dc.rights.licenceLicencia Creative Commons Atribución – No Comercial – Sin Derivadas (CC - By-NC-ND)es
udelar.academic.departmentElectrónica-
udelar.investigation.groupMicroelectrónica-
Aparece en las colecciones: Publicaciones académicas y científicas - Instituto de Ingeniería Eléctrica

Ficheros en este ítem:
Fichero Descripción Tamaño Formato   
BFS05.pdf275,28 kBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons